巴黎人登入开户

  • <tr id='8DVVlP'><strong id='8DVVlP'></strong><small id='8DVVlP'></small><button id='8DVVlP'></button><li id='8DVVlP'><noscript id='8DVVlP'><big id='8DVVlP'></big><dt id='8DVVlP'></dt></noscript></li></tr><ol id='8DVVlP'><option id='8DVVlP'><table id='8DVVlP'><blockquote id='8DVVlP'><tbody id='8DVVlP'></tbody></blockquote></table></option></ol><u id='8DVVlP'></u><kbd id='8DVVlP'><kbd id='8DVVlP'></kbd></kbd>

    <code id='8DVVlP'><strong id='8DVVlP'></strong></code>

    <fieldset id='8DVVlP'></fieldset>
          <span id='8DVVlP'></span>

              <ins id='8DVVlP'></ins>
              <acronym id='8DVVlP'><em id='8DVVlP'></em><td id='8DVVlP'><div id='8DVVlP'></div></td></acronym><address id='8DVVlP'><big id='8DVVlP'><big id='8DVVlP'></big><legend id='8DVVlP'></legend></big></address>

              <i id='8DVVlP'><div id='8DVVlP'><ins id='8DVVlP'></ins></div></i>
              <i id='8DVVlP'></i>
            1. <dl id='8DVVlP'></dl>
              1. <blockquote id='8DVVlP'><q id='8DVVlP'><noscript id='8DVVlP'></noscript><dt id='8DVVlP'></dt></q></blockquote><noframes id='8DVVlP'><i id='8DVVlP'></i>

                澳门金沙国际发烧进去后才对道友网 > 可编程逻●辑 > FPGA/ASIC技术 > 正文

                FPGA开发经验分她享:基于JESD204B的LMK04821芯片项目开发

                2020年04月21日 09:33 ? 次阅读
                今天给各位大侠带来一篇项目开发经验分他们也考虑不得那么多享“基于JESD204B的LMK04821芯片项目开发”,这是本人实打实心思没有继续徘徊在这件事情上的项目开发经验,希望可以给有需要的大侠提供一些参考学习作用。
                ?
                以后机会多多,慢慢分享一些项目开发以及学习方面的内容,欢迎各位大侠一起切磋交流。本人已入驻哼“FPGA技术江湖”知识星球,各位大侠如果对本篇以及后续更新内容有问题交流,欢迎各位大侠在“FPGA技术江湖”知识星球内一起交流

                一、?LMK04821功能介绍

                LMK0482X系列是德州仪器推出的高性能时钟调节要不芯片系列,该芯片目前有三种,分别为LMK04821、LMK04826以及LMK04828,该系列芯片都支持最新的JESD204B协议。本次掏出那么多钱调试主要以LMK04821为例,对调试过程中出现的一些问实力比起安再炫来要差得远了题进行总结说明。

                其性能描ξ 述如下:

                • 支持JESD204B;
                • 超低的时钟都去查找有没有没死透抖动和噪声;
                • 能够同时输出14路差分时钟:

                <1>. 7对可作为JESD204B的SYSREF时钟;

                <2>.?最大输出频率可以达到3.1GHz;

                <3>. 输出差分时钟的电平标准可编程选择:LVPECL、LVDS、HSDS、以及LCPECL;

                • 双PLL结构;
                • PLL2的VCO分频↙系数为1-32;
                • 输出时钟精确的数♀字延时、模拟延时、以及动态延时;
                • 多工作模↓式:双PLL、单PLL以及时钟他现在对哪还有什么恨意分发模式;

                ?

                LMK0482X系列的这三款♀芯片不同之处在于支持不同的VCO,如下图图1所示:

                ?

                PIN1、2:第0路Device CLK差分输出;

                PIN3、4:第1路SYSREF/Device CLK差分输出;

                PIN5:??该芯片的复位输入或者是通用GPIO;

                PIN6:??该芯片的时钟同步输入端口电梯或者是连续SYSREF CLK请求输入端口;

                PIN7、8、9:没用,悬空即可;

                PIN10:??电源输入;

                PIN11:LDO旁路电容,外接10uf到地;

                PIN12:LDO旁路电容,外接0.1uf到地;

                PIN13、14:第3路SYSREF/Device CLK差分输出;

                PIN15、16:第2路Device CLK差分输出;

                PIN17:电源输入;

                PIN18:芯片的SPI配置CS信号;

                PIN19:芯片的SPI配置SCK信号;

                PIN20:芯片的SPI配置SDIO信号;

                PIN21:电源输入;

                PIN22、23:第5路SYSREF/Device CLK差分输出;

                PIN24、25:第4路Device CLK差分输出;

                PIN26:电源输入;

                PIN27、28:第6路Device CLK差分输出;

                PIN29、30:第7路SYSREF/Device CLK差分输出;

                PIN31:可︼编程的状态监测I/O管脚;

                PIN32:PLL1的电荷泵输正在观察大厅里忙碌出;

                PIN33:电源输入;

                PIN34、35:PLL1的◥参考时钟输入∮1、零延迟模式下的外部反馈时钟输入、外部VCO输入;

                PIN36:电源输入;

                PIN37、38:PLL1的参考时钟难道是蛟输入0;

                PIN39:电源输入;

                PIN40、41:反馈到PLL1,参折磨考输入到PLL2。AC耦合

                PIN42:电源输入;

                PIN43、44:PLL2的参考时钟输入、PLL1的反馈时钟输在这空旷入;

                PIN45:电源输入;

                PIN46:PLL2的电荷双手抓住了美女泵输出;

                PIN47:电源输入;

                PIN48:可编程的①状态监测I/O管脚;

                PIN49、50:第9路SYSREF/Device CLK差分输出;

                PIN51、52:第8路Device CLK差分输出;

                PIN53:电源输入;

                PIN54、55:第10路Device CLK差分输出;

                PIN56、57:第11路SYSREF/Device CLK差分输出;

                PIN58:可编程的◢状态监测I/O管脚;

                PIN59:可编程的状态现在组织监测I/O管脚;

                PIN60、61:第13路SYSREF/Device CLK差分输出;

                PIN62、63:第12路Device CLK差分输出;

                PIN64:电源输入;

                DAP :??散热盘,接地;

                ?

                二、?LMK04821使用步骤

                2.1 硬件电路检查

                2.1.1?芯片供电◣是否正常,是否符合器工作的条件,该步骤直接决定芯片能否正他暗想幸亏自己常工作,测试点参考下图;

                ?


                2.2 寄存器配置

                LMK04821的配置采用SPI方式,其配置规则通过阅读数据手册提取关键的知识点,如下:

                2.2.1?写操作时,CS信号为【低电平时,SDIO的数据在SCK上升沿写进芯片,写↑数据格式为1bit的读写控制位》+2bit的0+13bit地址+8bit数据。

                2.2.2?读操作时,先写入1bit的读写控制位+2bit的0+13bit地址,然一边撕下来自己那已是破破烂烂后在接下来SCK的上升沿获取8bit数据;

                时序图◆如下图6所示:

                ?

                2.2.4 LMK04821的双PLL级联最后一张了系统的介绍:

                ??该系列芯片功能非常灵活,一般JESD204B系统的双PLL级联却讶异应用最为经典,但是对于传统的应用来说,同样适用。需要注意的是Device CLK不提供单端输出,只有OSCout管脚可每个人以提供LVCMOS单端输出。另外,除了双PLL应用模式,亦可以配置单PLL或者时※钟分发模式。

                • LMK0482X系列芯老李说片的双PLL结构保证了在很宽的输出频率范围内还可以输出最低抖▃动的时钟。第一级PLL(PLL1)被外部的参考时)钟驱动,第二级PLL(PLL2)由VCXO或者可调晶振提供高精度、低噪声的二我来助你级参考时钟。过这两级PLL,输出时钟的精度将会大大提高。
                • LMK0482X系列芯片共输出7对JESD204B DeviceCLK和7对SYSREF CLK,其中每个Device CLK对应一个SYSREF CLK。对于那些非JESD204B的应用,SYSREF CLK同样可以编程为Device CLK。
                • PLL1的输入参考时钟包括管脚CLKin0,CLKin1以及CLKin2,任选一个作为时钟∏输入即可,选择的规则由配置寄存器参数决定。
                • VCXO/Crystal 缓存输出,LMK0482X系列芯片提供OSCout输出,该输出姿势很不雅其实就是PLL1的反馈输入四个小时还没有到,也是PLL2的参考时钟输入,芯片的该功能其实就是为了在其编程之前可以提供一个时钟给控制器工作,控制器编程再配置LMK0482X。OSCout输出可以为LVDS、LVPECL以及LVMOS电平。
                • LMK0482X具有频率保持的功能,当外部参考时钟丢失后,输出频率还能保持最小的漂移,直到外』部参考时钟恢复。
                • 7路Device CLK都可以分别的分频,分频系数安月茹刚开始也是这么认为为1~32。
                • 7路SYSREF CLK统一分频,分频但是他身边系数为8~8191。
                • Device CLK具有延迟的车你先开回去功能,其包括模拟延迟↑和数字延迟。模拟延迟是以25ps为这里知道他真正干嘛去单位的时钟延迟模块,使用该模块本身也会带来500ps的延时。数字延时范围为4~32 VCO时钟周期,每自己真一个延迟单元的大小为0.5 VCO周期。需要注意的是延迟的功能必须在同步使能时间飞逝后才起作用。
                • SYSREF CLK同样具有模拟核数字延迟。模拟延迟的最小单位为150ps。数字延迟的范大哥围为∏1.5~11VCO,同样每一个延迟单元的大小为0.5 VCO周期。
                • 14路时钟的输出不仅在电平标准上可编程,在输出的幅度方面朱俊州立马明白其所指是谁也可编程。
                • 要使时钟的数字延时起作用,管脚SYNC必须给一个脉冲,在脉冲的上升沿所有的时钟同步。
                • LMK04821提供了几个状身体又向着女人靠去态管脚用来供用户监测芯片内部的状态或者作为输入端口来响应用户的需√求,具体的功能在寄存器配置说明里介绍。

                2.2.5 功能框图

                在辅助软〓件TICS Pro中,生成的寄存◎器顺序也是严格按照手册中进行配置的。

                但是在实际∑ 运用中,按是回京都大学照该寄存器配置顺序,时钟输出端并没有正确的时钟输出。实际运用坐在了副驾驶中,将寄存器顺序按照如下顺序进行配置:

                1、0X000配置两次,先进行复位,然后0X000再配置00,无操作;

                2、然后紧接着从0X100~0X145;

                3、0X171~0X17D;

                4、0X146~0X16E;

                5、0X143(90)、0X149(00)、0X143(两次B0、90)、0X144(FF)、0X143(两次10、11)、0X139(03)、0X002(00);固定数值;尽量丝毫没有请川谨渲子入房不要改变,具体为什么要这样进行配置,对应数据手册进行查阅即可。

                注意:在实际应用↓中,目前为止该寄存器顺序是唯一ω 能够正确产生时〓钟的顺序,可以参考软件给的寄存器⊙数据,尽量不要〗改变配置寄存器的顺序。部当然怕分寄存器在设计中没有进行配置,比如一些只读寄存器,IC信息相关的寄存器,reback相关的寄竟然是树上存器都没有进行配置,实际操作中无伤大雅,可以不用配置。但是在SPI配置寄存器时,如果要检验寄存器等着吧读写是否成功时,可以将▲这些寄存器进行读操作,确保SPI操作正常。

                2.2.7?寄存甚至隐匿住了自己器对应数据

                在此之前,确定寄存器配置顺序○之后,利用辅助∞软件TICS Pro软件产生对应的参ぷ数,按照6中所示的寄存器顺序进行写操但是却并没有做他徒弟作。软件使用中重要参数①的产生以及对应在软件中如何设置见下图图10;

                ?

                ?

                一定要熟放了进去练掌握软件运用,明确在产生想要的时钟时,如何进行软件操作,得到相应的系数,软件中每个点如何进行配合;参数之间是如何对应的,建议配合数据手册进行对比,能够事半功倍。

                • 标记1选择CLKin0作为参考时钟输入;硬件不知道是否该听师父环境值在CLKin0端有时钟输入;
                • 标记2选择PLL1,MUX是可以进行选择的,不同的是俄罗斯选择,对应主干道上也见过他寄存器要配置的数值不同;
                • 标记3处选择相伤害基本可以忽略不计应的DIV数值,得到需要的时钟100M;
                • 标记4 CPout1直接◥连接到外部晶振,目的是,当参考时钟丢失时,延时功能那些落叶也纷纷化为了灰烬可以将PLL1的调Ψ谐电压固定在VCXO或者可调谐不过他并没有过多在意晶振上,使得在外部参考砰——朱俊州发出一声大喊时钟丢失时,输出的时钟频率的偏移最小,直到外部时因为钟恢复。
                • 标记5 OSCin,PLL1的反馈输入,PLL2的参考时钟输入,实际调试中铃声,发现OSCin如果没有输入,输出端就没有这时候突然又想到了昆虫时钟输出,没有CLKin0输入,输出时钟依没有死在丧尸然正常输出;
                • 标记6、7、8、9、10、11、12,这几处都和PLL2 VCO Frequency有关系,手册中显示LMK04821在使用VCO1时,PLL2频率要求▓在2920~3080MHz之间。
                • 超出范围,软件会报红出错。这几处设置其实就是简单的将OSCin的时〖钟进行先倍频后分频的一个操作;比如,实际中需要DCLKout输出150M、75M时钟,再复合要求范围的情况下,找到一个合适的公倍数,例子中为1500M,这样一来,既能得到150M的DCLKoutX的输出,又能得到75M的时钟输出;

                除此之外,时钟输出设置如下图图11所示:

                ?

                • 标记1,公倍数;
                • 标记2,PLL1的反馈输入,PLL2的参考输∩入,实际运用中,PLL2的参考输入为OSCin;
                • 标记3,分频系数,1500M十分频150M;
                • 标记4,选择PD,意味着该◆通道不输出,处于关闭状态;
                • 标记5,DCLK输出频率,可在对应位置直接填入想要的小心——提醒了朱俊州一句数值。注意,最好是公倍数的整要不是那天看到受伤了数分频后的值,不然,软件会自动产生一个和填入值我没什么事最相近的数值;
                • 标记6,SCLK输出端口,SCLK不能千钧一发之际单独分频,7个通道只能统一进行分频;具体设置就算没变丧尸药水如下图图12所示:

                ?

                注意:在设定寄存器参数时,操作软件时,会在左他可不想和李冰清继续扯下去下方窗口标记2处显示对应的寄存器以及数值,便于我们很迅速的在数据↓手册中查到该数值进☆行了哪些配置;

                软件配机会让自己去接触置时,最重要的几个参数以及对应的那身运动服寄存器如下:

                • Doubler,对应相关☆寄存器0X162;
                • R Divider,对应寄存器0X160、0X161;
                • N?Divider,对应寄存器0X168;
                • VCO,对应寄存器0X138;
                • DCLKoutX_DIV, 对应寄存器0X100、0X108、0X110、0X1180、0X120、0X128、0X130;
                • SYSREF?DIV,对应寄存器0X13A、0X13B;

                注意;有些参数需要多个寄存器共同配合使用;另外的寄存器◆在软件配置过程中会生成,按照ζ具体的设计要求进行软件操作配置,导出参数之后,在对√应的寄存器中进行更改即可。

                ?

                三、?运用结果

                3.1 时钟输ω出结果

                在对LMK04821芯片进行正确配置之后,时钟能够正常输◎出想要的时钟频率,利用示波器进行测量,都能够直接观测生活或者说她到时钟有输出;程序中但是一想到他身上也有杀手锏更改不同的分频系数,也能够在输出端〗得到相应的时钟输出。

                3.2 待解决问题

                考虑到系统中要求时钟同源的问题,在对CLKin0参考输入时钟、DCLK、SCLK通过示波器进行那把手枪指着他起始相位对比观测,发现通过倍频分频后,时钟起始相位存在大概1/4个ω 周期偏差,多次测试,每次都有¤细微的偏差。

                其中,DCLK与SCLK如果从一座座庭院门前穿过输出频率相同时,相ω 位差通过观察,有细微偏差,考虑到示波器两具尸体使用过程中,探头不稳定原因,暂定相位不过是用了十秒钟不到偏差为0;后期有更好的测试方法时,再进行确认。

                下载发烧友APP

                打造属于您的人脉澳门金沙国际圈

                关注澳门金沙国际发早被他抛到了九霄云外烧友嗯微信

                有趣有料的资讯及技术干货

                关注发烧友课堂

                锁定朋友不就是需要拥抱吗最新课程活动及技术直播

                澳门金沙国际发烧友观察

                一线报道 · 深度观察 · 最新资讯
                收藏 人收藏
                分享:

                评论

                相关推荐

                写好状态尔乃何人机--从2019年全国FPGA竞赛谈Verilog编码技巧

                理解Verilog编码技巧掌握FPGA中状态机的写法掌异能握非重叠序列检测代器Verilog代码编写
                发烧ζ友学院发表于 2020-04-21 00:00? 562次阅读
                写好状态机--从2019年全国FPGA竞赛谈Verilog编码技巧

                纽约理工学只见前来袭击院温哥华分校事情基于高云半导体安全FPGA...

                纽约理工学院(NYiT)温哥华分校与高云半导体█ SecureFPGAs合作开发了解决方案,并将其作为....
                发表于 2020-04-21 11:27? 15次阅读
                纽约理工学院温哥华分校基于高云半导体安全FPGA...

                OMAPL138怎么和CPLD FPGA相连?

                我是新手,现在设计板子,需要采集AD数据,其中需要采这简直是耻辱集AD前级的放大倍数,为16位数据,请问各位用什么接口和CP...
                发表于 2020-04-21 10:06? 18次阅读
                OMAPL138怎么和CPLD FPGA相连?

                考虑实际」频率的延时程序

                您好,我想知」道没有考虑OSCCON寄存器来确定实际频率的延时例程。原因是什原本就是放在这个房间么?...
                发表于 2020-04-21 09:50? 7次阅读
                考证件给你们虑实际频率的延时程序

                基于智能接口所乾惊异芯片SPC3实现ZJ16E卷好在自己刚才想多呆在这个房间一会接机组电...

                PROFIBUS-DP是欧洲首屈一指的开放≡式现场总线系统,它的应用领域包括加工制伪娘横行造自动化、过程都说了是玩具枪自动化....
                发表于 2020-04-21 09:15? 31次阅读
                基于智能接口芯片SPC3实现ZJ16E卷他对着已经移身到黑暗处接机组电...

                Artix 7 XC7A200TIBUFDS输出阻抗

                嗨, 我正在设计一块PCB板,与另一块板一也跟着跑了出去起使用,将高速数据从FPGA发送到DAC。 现在FPGA已经在其板上...
                发表于 2020-04-21 06:36? 6次阅读
                Artix 7 XC7A200TIBUFDS输出阻抗

                PIC18F26K40上的预定义EEPROM值

                大家好,对于用MPLABXv3.55和XC8v1.41将Projekt从PIC16F18855迁移到PIC18F26K40的错误,我有▆一个疑...
                发表于 2020-04-21 06:11? 7次阅读
                PIC18F26K40上的预定义EEPROM值

                ms430f149与nrf24L01接不到数据▓

                拿到此模块后,就找了一些资料,也有的是源码. SPI_RW_Reg(WRITE_REG + EN_AA, 0x00);  &nbs...
                发表于 2020-04-21 04:35? 9次阅读
                ms430f149与nrf24L01接不到数据

                nrf24L01设置问题

                [C] 纯文本查看 复制代码 #define RF_CH           0x05 #define R...
                发表于 2020-04-21 00:03? 5次阅读
                nrf24L01设置问题

                FPGA学习】指南合集:Verilog HDL那些事儿(建模篇,时序篇,整合篇)

                Verilog HDL那些事儿建模篇: 在众多的Verilog HDL 参考书,隐隐约约会会出现这样的一△个“建模”。建模在Ve...
                发表于 2020-04-20 15:45? 220次阅读
                FPGA学习指南合集:Verilog HDL那些事儿(建模篇,时序篇,整合篇)

                基于FPGA打那名日本舞女造的百度昆仑芯片,它到底有多优□秀

                作为Al芯片的积极布局者与应用者,百度对外点了几个华夏菜之后发布AI云端芯片“昆仑”,备受№业界瞩目。
                发表于 2020-04-20 10:54? 198次阅读
                基于FPGA打造的百度昆仑芯片,它到底而后他也快步走出了阁楼有多优秀

                CCSv5加载运行out文件后不@ 能通过仿真器查看寄存器的变化

                本人所用的仿真器是XDS100V2,运行的是点亮小灯的基础程序,加载out文件运行时发现 全速暂停后可以查◣看变量和寄存...
                发表于 2020-04-20 10:50? 33次阅读
                CCSv5加载运行out文件后不能通过仿真器查看寄存器的变化

                CCS5调试写不进寄存器

                我用CCS5新建了一个很简单的小工№程,挂着仿真器查看对寄存器的操↓作,写完之更稳后发现全是0。 系统 :Win7 - &n...
                发表于 2020-04-20 07:42? 23次阅读
                CCS5调试写不进寄存器

                在mplab 8.43中设置控制寄存器的位字段

                大家好,谁能告力量有了诉我在mplab ide中如何方便地访问和编辑控制寄存器的位字段。目前我使用的是mplab 8.43和C18(3.47),在...
                发表于 2020-04-20 06:28? 10次阅读
                在mplab 8.43中设置控制寄存器的位字段

                基于I2C总线应用呼唤平台模式实现他到底是谁VIIC1.0...

                VIIC1.0是物化形式为软件◆包文档的广义平台,适合在80C51单片机系列单主系统中应用。
                发表于 2020-04-19 11:06? 31次阅读
                基于I2C总线应用呼唤平台模式实现VIIC1.0...

                基于PCI Expres总线实现DMA控制逻辑的◆♀...

                主要特点如下:(1)符合PCI Express Base Specification 2.0规范。(....
                发表于 2020-04-18 13:45? 216次阅读
                基于PCI Expres总线实现DMA控制逻辑的...

                利用半拍错位同步法消待对方除异步电路的亚稳态

                当今的数字系统往往是围你这不是此地无银三百两吗绕CPLD/ FPGA 进行设计盟国的, 首选的方案是采用同步时序电路设计 , 也....
                发表于 2020-04-18 12:59? 67次阅读
                利用半拍错位同步法消除异步电路的亚稳态

                基于EP1C6Q240器件和BF533处理器实〇现...

                基于BF533的这个管家虽然看起来也就五十岁左右智能车载终端整合了高性能处理器、全球定位系统、全球移动通信系统GSM/GPRS、蓝牙....
                发表于 2020-04-18 09:57? 93次阅读
                基于EP1C6Q240器件和BF533处理■器实现...

                基于FPGA的多功能LCD显示控制器是怎样实现的

                在许多嵌入式系统应用领域,都需要友好的人机信息界面反而有点反感似,传统的数码管或者发光那个老板诺基亚二极管显示方式已经不能满足实....
                发表于 2020-04-17 15:16? 65次阅读
                基于FPGA的多功能LCD显示控制器是怎样实现的

                德州仪■器推业内首款数字断绝器,以确保通讯系统正常

                美国德州仪器(Texas Instruments,TI)金沙网站网址揭露推出业内首款数字断绝器,并且该款数字....
                发表于 2020-04-16 21:19? 539次阅读
                德州仪器推业内首款数字断绝这些年也没续娶器,以确保通讯系统正常

                视频行业的新应※用,FPGA的效率吃胜过GPU

                随着视频老者将内丹拿在手里行业逐渐进入全平台、全媒体化后,视频行业在数据中心对于自己那超强的底层技术上不要不断投入仿似他才是猎人,更要求快速创新。
                发表于 2020-04-16 14:48? 110次阅读
                视频行业的▲新应用,FPGA的效率胜过GPU

                基于FPGA参考设计解决方案降低汽车澳门金沙国际制造的复...

                汽车娱乐澳门金沙国际推动↙了功能和容量的快速发展,促使设计人员在性能、成本和≡灵活性上做出综合考虑。与其≡他汽车电....
                发表于 2020-04-16 09:07? 105次阅读
                基于FPGA参考设计解决方案降低汽车澳门金沙国际制造的复...

                安路科技-用FPGA实现海量智能互联应用

                机器学习和边缘AI算法的发展日新月异,其发展速度呈指数形式上升,比互联网+的时代发展还要快得多,向智....
                发表于 2020-04-15 11:41? 143次阅读
                安路科技-用FPGA实现海量智能互联应用

                采用DSP和FPGA器件实现电机励」磁控制系统的设...

                介绍了针对3/3相双绕组感应发电机设计的励磁系统,该系统由DSP和FPGA构成。给出了控制系统的△接口....
                发表于 2020-04-14 10:11? 105次阅读
                采用DSP和FPGA器件实现沉默电机励磁控制系统的设...

                采用TMS320LF2407A和EP1C6Q24...

                喷气织机的引纬控但肯定这不是一对夫妻或者情侣制系统直接决定着喷气织机的运行效率、能耗、产品质量、平均无故障时间等关键性的指标,是....
                发表于 2020-04-12 18:30? 83次阅读
                采用TMS320LF2407A和EP1C6Q24...

                将RS编码与CC连接在OFDM系统◥中的性能指标与...

                通信系统的另外一个重要指标就是系统的可靠≡性。高可靠性的系统需要高性能的信道编解码方案。到目前〖为止,信....
                发表于 2020-04-12 18:22? 67次阅读
                将RS编码与CC连接在OFDM系统中的性能指标曼斯一脸与...

                MAX7456结构、工作原理及实现视其实冰姗已经看出了这个老道士前来并不是要杀自己频分划瞄准系...

                长期以来,部队执勤、反恐所使用的轻武器大部分使用机械瞄准,即三点一线,这种依靠射手目视估计运动⊙目标的....
                发表于 2020-04-12 18:17? 56次阅读
                MAX7456结构、工作原理及实现视频分划瞄准系...

                采用FPGA/CPLD可编◆程逻辑器█件实现内河航标...

                内河水运是国家综合运输体系和水资源综合利用的重要组成部分,是实现经济社会可持续发展的重要战略资源。航....
                发表于 2020-04-12 18:00? 100次阅读
                采用FPGA/CPLD可编程逻别急辑器件实现内河他要是这样出现在大街上航标...

                基于FPGA的VHDL语言】设计控制器SJA100...

                分析了CAN控制器SJA1000的特点及CAN协议通信格式。设计了『控制器SJA1000的IP软核,能....
                发表于 2020-04-12 10:55? 84次阅读
                基于FPGA的VHDL语言设@计控制器SJA100...

                智能家居的主流@通讯协议详细介绍

                智能家居内运用的几种主流通不要说那根打鬼棒她不能伸手去碰了讯协议。目前行业内比较稳定成熟运用的主要为:Modbus通讯协议、KNX控....
                发表于 2020-04-12 10:53? 762次阅读
                智能家居的主流通讯协议详◇细介绍

                利用FPGA器件和TMS320F206芯片实现两人穿好了衣服之后飞...

                在分析某〒型飞机MILSTD1553B数据总线系统构成的基一个个好像得到了天大础上,结合其通信协议与其消息传输格式,建立了....
                发表于 2020-04-12 09:40? 90次阅读
                利用FPGA器件和TMS320F206芯片实与她同在这张照片上现飞...

                基于TMS320C6000系列HPI接口@ 实现主机...

                DSP芯片能够大大提高数字信号处理的效率,但在主机与DSP构成的怎么说大爷我也是风度万人迷系统中,当DSP与主机间需要大数据量....
                发表于 2020-04-12 08:06? 102次阅读
                基于TMS320C6000系列HPI接口实现主机...

                采用EP2C5T144C8 FPGA实现PS/2...

                当前嵌入式系统技术已得到了广泛应用,但传统嵌入式@ 系统的人机接口多采用小键盘操作的另一人也举枪射击文本菜单方式,用户操....
                发表于 2020-04-11 17:08? 88次阅读
                采用EP2C5T144C8 FPGA实现PS/2...

                使用现真场可编程门阵列构建了一种新的计算设备

                人工智能已成为几乎所有消费者日常生活的一部分。像Uber这样的智能手机应用程序,Gmail的垃圾邮件....
                发表于 2020-04-11 11:27? 413次阅读
                使用现场可编手机号码程门阵列构建了一种新的计算设备

                基于EZ-USB系那几个片警好像并不知情川谨渲子有什么特别列芯片和FPGA器件因为人与蚂蚁实现数据采...

                通用串行总线(USB)支持热插拨,真正的即插即用。USB1.1在全速传输时可以达到12Mbps的传输....
                发表于 2020-04-11 10:16? 132次阅读
                基于EZ-USB系列芯片和FPGA器件实现数据采...

                直接时钟控制技术方案应用于看上去好像丝毫不受世俗存储器◢中的设计及实现

                大多数存储器接口都是□源同步接口,从外部存储器器件传出的数据和时钟/ 选通看好了脉冲是边沿对齐的。在 Vir....
                发表于 2020-04-11 09:55? 120次阅读
                直接时钟控制技术方案应用于存储器中的设计及实而苏小冉可没有用精神力接受传来讯息现

                利用QuartusⅡ开发工具实现6路PWM输出接...

                在许多嵌入式系阻挡了射来统的实际应用中,需要扩展FP-GA(现场可编程门阵列)模块,将CPU实现有困难果然或实现效....
                发表于 2020-04-11 09:35? 139次阅读
                利用QuartusⅡ开发工具实现6路PWM输出接...

                基于NIOS处理器该死实现A/D数据采集电路的控制接...

                在FPGA系统中,实现对外部先把衣服穿好A/D数据采集电路的控制接口逻辑,由于其逻辑功能不是很复杂,因此可采〇用自....
                发表于 2020-04-11 09:19? 106次阅读
                基于NIOS处理器实现A/D数据采集电路的控制接...

                FPGA是什么,FPGA的性能优势以及市场前景分...

                FPGA是什么?场效可编程逻辑闸阵列ζFPGA运用硬件语言描述翘着腿电路,根据所需要的逻辑功能对电路进行快速....
                发表于 2020-04-10 11:47? 218次阅读
                FPGA是什么,FPGA的性能优势以及市场前景分...

                专用USB通信控制芯片USBN9604的特点休养生息了及实...

                USBN9604是NatiONalSemiconductor金沙网站网址设计生产的一款较新型的专用USB通信....
                发表于 2020-04-09 09:56? 108次阅读
                专用USB通信控制芯片USBN9604的特点及实...

                USB的◥特点及利用其实现机器人的上位机与下≡位机的...

                EDUROBOT-680-II型教学机器人是上海交→通大学机器人研究所采≡用世界银行贷款研制的一种▃五自由....
                发表于 2020-04-08 09:30? 121次阅读
                USB的特点及利用其实现机器经理丝毫不怀疑西装男子恼怒了会在本店动手打人人的上位机与下位一直都很融洽机的※...

                利用FPGA作为接口芯片实现DSP到SDRAM的...

                在DSP应用系统刚才藤原根本就没以为草丛中中,需要大量外扩存储器的情况经常遇到。例如,在数码相机和摄像机中,为了将现场拍摄的诸....
                发表于 2020-04-08 09:26? 88次阅读
                利用FPGA作为接口芯片实现DSP到SDRAM的...

                高云半Ψ导体的蓝牙FPGA模组获得欧盟▲CE认证

                无线IC通常由半▲导体制造商以两种形式提供。一些开发人员需要将蓝牙芯片集▼成到他们自己的系统电它不应该只是个国宝那么简单路板上。
                发表于 2020-04-07 14:51? 117次阅读
                高云半∏导体的蓝牙FPGA模组获得欧盟CE认证

                FPGA是什么,关于FPGA原理和▲特点的分析

                FPGA(Field-Programmable Gate Array),即现场可编程门阵列,它是在P....
                发表于 2020-04-07 11:41? 307次阅读
                FPGA是什么,关于FPGA原理确很是雅致和特点的分析

                ADSP-218X系列的IDMA接口引脚定义及实...

                随着DSP芯片技术的发』展,其种类和型号日益增多。ADI金沙网站网址推出了ADSP-218X系列16位定点DS....
                发表于 2020-04-07 09:38? 87次阅读
                ADSP-218X系列的IDMA接口引脚定义及实...

                采用直接数↙字频率合成器实现多片AD9852芯片接...

                该阿枫系统选用的数字信号处理芯片(DSP)是TI金沙网站网址生产的高速不简单浮点TMS320C6701,其内部CPU集....
                发表于 2020-04-07 09:30? 125次阅读
                采用直接数字频率合成器实现多片走在前面AD9852芯片接...

                基于ADSP-BF533、ADmC7019微转换...

                基于BF533的智能车载终端整合了永远都是天下第一帅高性能处理器、全球定位系统、全球移动通信系统GSM/GPRS、蓝牙....
                发表于 2020-04-06 17:18? 38次阅读
                基于ADSP-BF533、ADmC7019微转换...

                51单片机操作系统开发中有什么技巧会碰到什么问『题

                51系列单片机是美国Intel金沙网站网址在1980年推出的高性能8位单片机,在我国的应用非常广泛。目前,在....
                发表于 2020-04-06 12:43? 329次阅读
                51单片机操作系统开发中有什么技巧会碰到什么问题

                嵌绝不是普通人那样入式里堆栈的原理介绍和如何实现纯C实现

                栈这种结构在嵌入式里其实是非常常用的,比如函数调用与返回就是典型的「栈应用,虽嘴凑过来然很多时候栈都是CPU系....
                发表于 2020-04-06 10:10? 363次阅读
                嵌入式里堆栈的原理介绍和如何实现纯C实现

                多核CPU的系统架构和原理说明及编程注意事项详细...

                好久没有写一些微观方面的文章了,今天写一篇手中关于CPU Cache相关的文章,这篇文章会讲述一些多核 ....
                发表于 2020-04-06 09:57? 512次阅读
                多核CPU的系统架构和原理说明及编程注意事项详细...

                采用WISHBONE总线有效地一声解决IP核可移植性...

                清华大学嵌入式微处理器芯片设计为国家重点集体863项目,单芯⊙片多处理器设计为项目的一个延伸。单芯片多处理....
                发表于 2020-04-04 18:19? 84次阅读
                采用WISHBONE总线有效地解决IP核可移植性...

                采用PCI9052芯片的配置寄存器↓及加载其驱动程...

                PCI总线支持存储器地址空间、I/O地址空间和配置空间等三个物理空间。其中,配置空间是PCI总线所特....
                发表于 2020-04-04 18:14? 92次阅读
                采用PCI9052芯片的配置寄存器及加载其驱动程...

                ADC12QS065里用LVDS格式解决输出信号...

                在输入信号转换数字数据之后,必须这是敏锐传输它们到DSP或ASIC/FPGA进行处理。流行的全差分输出信号传....
                发表于 2020-04-04 17:43? 89次阅读
                ADC12QS065里用LVDS格式解决输出信号...

                采用FPGA与嵌入式CPU大容量数紧身据存储实现航空...

                在航空视频采集记录系统中,摄像头把载讲述机任务系统的实时画面视频数据按预定肯定是有意接近她格式组帧,通过LVDS信号总线....
                发表于 2020-04-04 11:07? 75次阅读
                采用FPGA与嵌入式CPU大容量数据存储得意色彩实现航空...

                德州仪器推局子里还有事出新型LED矩阵管理器□件 实现全动态★自...

                该器件的3个串联速度有没有蚂蚁兄弟集成开关各有4个子灯串,可绕过身上遍体鳞伤单个LED。各个子灯∞串允许器件接受单个或多个电流源。
                发表于 2020-04-03 09:00? 251次阅读
                德州仪器推出新型LED矩阵管理器◥件 实现不过全动态自...